设计模10异步时序逻辑电路 异步时序逻辑电路与同步时序逻辑电路有何区别?
异步时序逻辑电路与同步时序逻辑电路有何区别?
1、异步电路的核心逻辑是组合电路,如异步FIFO/RAM读写信号、地址译码信号等。
2. 该电路的核心逻辑由各种触发器实现,利用寄存器的异步复位/设置端,使整个电路具有一定的初始状态。
2、异步电路的输出不依赖于某个时钟,也就是说,它不是由驱动触发器的时钟信号产生的。
2. 整个同步电路由时钟边缘驱动。
3、异步电路极易产生毛刺,且易受环境影响,不利于器件的移植。
2. 以触发器为主体的同步时序电路可以避免毛刺的影响,使设计更加可靠;同步时序电路有利于器件移植,因为环境和器件技术对同步电路的影响几乎可以忽略;同步电路可以方便地组织流水线,提高芯片的运算速度。
参考源:
参考源:
什么是异步时序电路?
1。同步时序电路:同步时序电路是指每个触发器的所有时钟端连接在一起,并行系统的时钟端只能在时钟脉冲到达时改变电路的状态。改变的状态将一直保持到下一个时钟脉冲到达。此时,无论外部输入x是否改变,状态表中的每个状态都是稳定的。2异步时序电路:异步时序电路是指除了使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件。电路中没有统一的时钟电路。外部输入的变化直接引起电路状态的变化。异步时序逻辑电路可分为脉冲异步时序电路和电平异步时序电路
设计模10异步时序逻辑电路 异步时序逻辑电路分析例题 异步时序电路举例分析
版权声明:本文内容由互联网用户自发贡献,本站不承担相关法律责任.如有侵权/违法内容,本站将立刻删除。